T8310 ICS Triplex Zaufany procesor ekspandera TMR
Informacje ogólne
Produkcja | ICS-Potrójny |
Pozycja nr | T8310 |
Numer artykułu | T8310 |
Szereg | Zaufany system TMR |
Pochodzenie | Stany Zjednoczone (USA) |
Wymiar | 85*11*110(mm) |
Waga | 1,2 kg |
Numer taryfy celnej | 85389091 |
Typ | Zaufany procesor TMR Expander |
Szczegółowe dane
T8310 ICS Triplex Zaufany procesor ekspandera TMR
Moduł Trusted TMR Expander Processor znajduje się w gnieździe procesora Trusted Expander Chassis i zapewnia interfejs „slave” między Expander Bus a płytą główną Expander Chassis. Expander Bus umożliwia implementację wielu systemów chassis przy użyciu okablowania UTP (Unshielded Twisted Pair) przy jednoczesnym zachowaniu odpornej na błędy, szerokopasmowej funkcjonalności Inter-Module Bus (IMB).
Moduł zapewnia ograniczenie błędów dla magistrali ekspandera, samego modułu i obudowy ekspandera, zapewniając lokalizację skutków tych potencjalnych awarii i maksymalizując dostępność systemu. Moduł zapewnia możliwości tolerancji błędów architektury HIFT TMR. Kompleksowa diagnostyka, monitorowanie i testowanie umożliwiają szybką identyfikację błędów. Obsługuje konfiguracje hot spare i module spare, umożliwiając zarówno automatyczne, jak i ręczne strategie naprawy.
Procesor ekspandera TMR to konstrukcja odporna na błędy oparta na architekturze TMR w konfiguracji lockstep. Rysunek 1 przedstawia podstawową strukturę procesora ekspandera TMR w uproszczony sposób.
Moduł ma trzy główne obszary ograniczania błędów (FCR A, B i C). Każdy główny FCR zawiera interfejsy do magistrali ekspandera i magistrali międzymodułowej (IMB), interfejsy podstawowe/zapasowe do innych procesorów ekspandera TMR w obudowie, logikę sterowania, transceivery komunikacyjne i zasilacze.
Komunikacja między modułami a procesorem TMR odbywa się za pośrednictwem modułu interfejsu ekspandera TMR i potrójnej magistrali ekspandera. Magistrala ekspandera to potrójna architektura typu punkt-punkt. Każdy kanał magistrali ekspandera zawiera oddzielne media poleceń i odpowiedzi. Interfejs magistrali ekspandera zapewnia możliwość głosowania, aby zapewnić, że awarie kabli mogą być tolerowane, a reszta procesora ekspandera może działać w pełnym trybie potrójnym, nawet jeśli wystąpi awaria kabla.
Komunikacja między modułami i modułami I/O w obudowie ekspandera odbywa się za pośrednictwem IMB na płycie tylnej obudowy ekspandera. IMB jest identyczny z IMB w obudowie kontrolera, zapewniając taką samą odporną na błędy, szerokopasmową komunikację między modułami interfejsu a procesorami TMR. Podobnie jak w przypadku interfejsu magistrali ekspandera, wszystkie transakcje są głosowane, a jeśli wystąpi awaria, awaria jest lokalizowana w IMB.
Czwarty FCR (FCR D) zapewnia niekrytyczne funkcje monitorowania i wyświetlania, a także stanowi część struktury głosowania bizantyjskiego między FCR.
W przypadku gdy wymagane są interfejsy, pomiędzy FCR-ami zapewniona jest izolacja, aby zapobiec propagacji błędów pomiędzy nimi.
Cechy:
• Potrójna redundancja modułowa (TMR), odporność na błędy (3-2-0).
• Architektura odporna na błędy realizowana sprzętowo (HIFT).
• Specjalne mechanizmy testowania sprzętu i oprogramowania zapewniają niezwykle szybką identyfikację błędów i czas reakcji.
• Automatyczne radzenie sobie z usterkami i nieuciążliwymi alarmami.
• Możliwość wymiany na gorąco.
• Wskaźniki na panelu przednim pokazujące stan i status modułu.
